DSP56852是基于DSP56800E內(nèi)核數(shù)字信號(hào)控制器系列的一款產(chǎn)品。在一塊芯片中,它將數(shù)字信號(hào)處理器 (DSP) 的處理能力和微控制器 (MCU) 的功能結(jié)合在一起,帶有靈活的外圍設(shè)備。作為一種極為經(jīng)濟(jì)高效的解決方案,由于其低成本、配置靈活性和緊湊的程序代碼等優(yōu)點(diǎn),DSP56852 非常適合于多種應(yīng)用場(chǎng)合。DSP56852包含多種外圍設(shè)備,特別適用于低端互聯(lián)網(wǎng)設(shè)備應(yīng)用和低端客戶應(yīng)用,例如電話、便攜式設(shè)備、互聯(lián)網(wǎng)音頻、噪音抑制這樣的銷售點(diǎn)系統(tǒng)、標(biāo)志標(biāo)簽閱讀機(jī)、聲波/次聲波檢測(cè)儀、安全接入設(shè)備、遠(yuǎn)程計(jì)量和聲波報(bào)警。
DSP56800E內(nèi)核基于哈佛架構(gòu) (Harvard-style architecture),由并聯(lián)工作的三個(gè)執(zhí)行單元組成,每個(gè)指令周期可實(shí)現(xiàn)6次操作。微處理器型式的編程模型與優(yōu)化指令可以直接產(chǎn)生有效、緊湊的代碼,適用于DSP和MCU應(yīng)用。指令集針對(duì)C編譯器也極為高效,可以實(shí)現(xiàn)優(yōu)化控制應(yīng)用的迅速開發(fā)。
特性
-
120 MIPS,頻率為120MHz
-
6K x 16位程序 SRAM
-
4K x 16位數(shù)據(jù) SRAM
-
1K x 16位引導(dǎo) ROM
-
21條外部存儲(chǔ)器地址線、16條數(shù)據(jù)線和4個(gè)芯片選擇
-
一 (1) 個(gè)串行端口接口 (SPI) 或一 (1) 個(gè)改進(jìn)的同步串行接口 (ISSI)
-
一 (1) 個(gè)串行通信接口 (SCI)
-
中斷控制器
-
通用16位四通道定時(shí)器
-
JTAG/增強(qiáng)型片內(nèi)仿真 (EOnCE),適用于非干擾性、實(shí)時(shí)調(diào)試
-
計(jì)算機(jī)正確操作 (COP)/看門狗定時(shí)器
-
81引腳MAPBGA封裝
-
可配置11個(gè)GPIO
框圖