可能感興趣的商品

最近瀏覽過的商品

pic

XCVU190

廠商:
Xilinx
類別:
Virtex UltraScale
包裝:
-
封裝:
FHGE1924(47.5x47.5),FHGJ1924(47.5x47.5),FLGA2377(50x50),FLGC2377(50x50)
無鉛情況/ROHS:
無鉛
描述:
XCVU190

我要詢價我要收藏

  • 參數(shù)
  • 描述
  • 文檔
參數(shù) 數(shù)值
供應(yīng)商設(shè)備封裝 FHGE1924(47.5x47.5),FHGJ1924(47.5x47.5),FLGA2377(50x50),FLGC2377(50x50)
LAB/CLB數(shù) 1074240
RAM 位總計 132.9Mb
邏輯元件/單元數(shù) 1879920
電源電壓 0.97 V ~ 1.03 V
工作溫度 -40°C ~ 100°C
安裝類型 表面貼裝
RoHS 無鉛 / 符合限制有害物質(zhì)指令(RoHS)規(guī)范要求
類別 集成電路 (IC)
標準包裝 1
家庭 嵌入式 - FPGA(現(xiàn)場可編程門陣列)

Virtex UltraScale的價值和優(yōu)勢


價值優(yōu)勢
可編程系統(tǒng)集成
  • 多達 4.4M 邏輯單元,采用 20nm 工藝,和第 2 代 3D IC
  • 集成型 100G 以太網(wǎng) MAC 和 150G Interlaken 內(nèi)核
提升的系統(tǒng)性能
  • 高利用率使速度提升兩個等級
  • 用于芯片對芯片、芯片對光纖和 28G 背板的 33G 收發(fā)器
  • 功耗減半的 16G 背板收發(fā)器
  • 2,400 Mb/s DDR4 可穩(wěn)定工作在不同 PVT 條件下
BOM 成本削減
  • 成本降低達 50% – 是 Nx100G 系統(tǒng)每端口成本的?
  • VCXO 與 fPLL (分頻鎖相環(huán)) 的集成可降低時鐘組件成本
  • 中間檔速率等級芯片可支持 2,400 Mb/s DDR4
總功耗削減
  • 功耗比上一代降低 45%
  • 通過 的類似于 ASIC 的時鐘實現(xiàn)精細粒度時鐘門控功能
  • 增強型邏輯單元封裝減小動態(tài)功耗
加速設(shè)計生產(chǎn)力
  • 與 Kintex UltraScale 器件引腳兼容,可擴展性高
  • 從 20nm 平面到 16nm FinFET 的無縫引腳遷移
  • 與 Vivado 設(shè)計套件協(xié)同優(yōu)化,加快設(shè)計收斂


請選擇文檔類型:
Vivado Design Suite
文檔名稱 文檔類型 軟件 描述
ISE Design Suite
文檔名稱 文檔類型 軟件 描述